Stap 7: Run verbinding automatisering en sluit IP-blokken
Klik met de rechtermuisknop het ontwerpvenster blok en selecteer ADD IP optie. Voeg de aangepaste IP's i2s_controller_v1_0 en SerialEffects_v1_0. Voer de Run blok automatiseringshulpmiddel dat groen label boven het ontwerpvenster blok. Nu verbinden met FLCK_CLK1 clk input in IP-blok i2s_controller_v1_0 en CLK input in IP-blok, SerialEffects_v1_0. Sluit FLCK_CLK2 aan data_clk-ingang in IP-blok i2s_controller_v1_0. Voeg het IP-blok genaamd "const" aan het blokontwerp toe. Sluit de uitgang van de IP-blok const ingangen tx_enable, tx_stb en tx_enable in de IP-blok i2s_controller_v1_0. Voeg een ander const IP-blok, de constante waarde op 0 van de IP-blok wijzigen door dubbel te klikken op het blok van de IP- en koppelt vervolgens de output van het IP-blok op de resetpin gevonden in het SerialEffects_v1_0 IP-blok. Nu Klik met de rechtermuisknop op alle andere pinnen in het SerialEffects_v1_0 IP-blok en selecteer externe maken. Hiermee maakt u externe poorten CTRL, onoff, SDATA_O en SDATA_I. hechten een draad van SDATA_I in i2s_controller_v1_0 aan de SDATA_I externe pin. Maak externen voor BLCK_O, LRCLK_O en MUTEN_O pinnen voor de i2s_controller_v1_0. Nu voor het systeem voor de verwerking van ZYNQ7 Klik met de rechtermuisknop op de uitgang-pins IIC_0 en een externe. Dit moet leiden tot een vermogen van IIC_0. Ook Klik met de rechtermuisknop op een lege ruimte in het ontwerpvenster blok, Selecteer Maak van een poort en maak een uitgang-pins met de naam ac_mclk. Maak een andere uitvoerpoort en noem het RECLRC. Ac_mclk uitgang pins naar FCLK_CLK2 en RECLRC uitgang pins koppelen aan LRCLK. Na het voltooien van alle stappen boven het blokontwerp ziet er zeer gelijkaardig aan de figuur hierboven. Vriendelijk negeren IP-blokken axi_i2s_adi_v1_0 en output pinnen RXData1, RXDATA2, FDATA1, FDATA2, outdata.