Ik doe dit instructable omdat het lijkt alsof er niet eenvoudig is aan de slag tutorial om te leren van mensen om de nieuwste Xilinx Vivado CAD-tool te gebruiken. Dus, ik wil gebruik maken van de eenvoudige die meerdere ingangen ontwerp Gate te doorlopen Xilinx Vivado CAD. Verilog Hardware designtaal zal ik gebruik maken van het ontwerp van de logica. Het ontwerp zal vervolgens worden geïmplementeerd in het Digilent Nexys 4 FPGA (Field Programmable Gate Array) ontwikkel bord.
Digitale / Logic design is een fundamentele maar belangrijke kennis. Het is het ontwerp van schakelingen en systemen die de basis van alle elektronica vormen. FPGA zijn programmeerbare halfgeleiderelementen, die zijn gebaseerd rond een matrix van configureerbare logica blokken (CLB's) met elkaar verbonden via programmeerbare telefoniebronnen met elkaar verbindt. Wilt u meer weten over FPGA, kun je naar website Xilinx of Nationale instrumenten .
Verilog basedon is de programmeertaal C en is de meest gebruikte in het ontwerp en de verificatie van digitale schakelingen op het niveau van de register-overdracht van abstractie. U vindt de details in de Digilent Intro aan Verilog Project